崗位職責(zé):
1、負(fù)責(zé)項(xiàng)目中算法部分的FPGA實(shí)現(xiàn),包括方案設(shè)計(jì)、代碼編寫、測(cè)試、聯(lián)調(diào)及維護(hù)。
2、負(fù)責(zé)項(xiàng)目相應(yīng)文檔的撰寫,維護(hù)。
3、負(fù)責(zé)外場(chǎng)與客戶溝通,排查問題,配合完成項(xiàng)目交付。
任職要求:
1、 電子工程類、信號(hào)處理專業(yè)碩士研究生。
2、 具備基本的數(shù)字信號(hào)處理知識(shí),有過基于FPGA的信號(hào)處理開發(fā)經(jīng)驗(yàn)。
3、 熟悉verilog硬件描述語言,熟悉ISE、Maltab、System Generator等開發(fā)工具。
4、 具備學(xué)習(xí)能力,能夠不斷提高自身的技能。
5、 具備團(tuán)結(jié)協(xié)作精神,能夠迅速定位問題,推動(dòng)項(xiàng)目進(jìn)程。
6、 熟悉雷達(dá)信號(hào)處理并有過此類項(xiàng)目經(jīng)驗(yàn)者優(yōu)先。
北京 - 海淀
北京計(jì)算機(jī)技術(shù)及應(yīng)用研究所北京 - 海淀
迪普科技北京 - 豐臺(tái)
奧泰康北京 - 石景山
北京時(shí)代精衡航天科技有限公司北京 - 海淀
北京(海淀)大數(shù)據(jù)先進(jìn)技術(shù)研究院(北京大數(shù)據(jù)先進(jìn)技術(shù)研究院)北京 - 海淀
廊坊奧瑞視檢測(cè)技術(shù)有限公司