崗位職責(zé):
1.負(fù)責(zé)高速數(shù)字硬件整板的需求分析和方案設(shè)計(jì);
2.負(fù)責(zé)高速數(shù)字硬件部分的詳細(xì)設(shè)計(jì),包括CPU/MCU/FPGA/FLASH/DDR/QDR等CPU、FPGA模塊設(shè)計(jì),以太網(wǎng)、SERDES、LVDS、UART/CAN等高、低速接口設(shè)計(jì),時(shí)鐘PLL/DDS設(shè)計(jì)、POL/LDO電源電路的元器件選型、原理圖設(shè)計(jì),高速ADC/DAC、FPGA/DSP/PowerPC的選型、設(shè)計(jì),指導(dǎo)PCB工程師進(jìn)行PCB設(shè)計(jì);
3.負(fù)責(zé)高速數(shù)字硬件部分的BOM輸出,熟悉印制板加工和生產(chǎn)工藝、流程,負(fù)責(zé)跟產(chǎn);
4.負(fù)責(zé)高速數(shù)字硬件部分的調(diào)試、測(cè)試和驗(yàn)證,輸出測(cè)試方案、測(cè)試報(bào)告;
5.負(fù)責(zé)單機(jī)數(shù)字硬件部分和系統(tǒng)的集成、聯(lián)調(diào),參與問(wèn)題分析、定位與解決。
崗位要求:
1.電子信息、通信、計(jì)算機(jī)、自動(dòng)控制等專(zhuān)業(yè),本科及以上學(xué)歷(本科4年以上,碩士2年以上的相關(guān)工作經(jīng)歷);
2.熟練原理圖繪制工具Cadence,AD等,掌握示波器、信號(hào)源、頻譜儀、電源表、串口工具的使用;
3.熟練掌握大規(guī)模FPGA的高速設(shè)計(jì)、低功耗設(shè)計(jì)等技能,能獨(dú)立完成時(shí)序分析、資源優(yōu)化以及板卡調(diào)試;
4.有高速AD/DA(2G采樣率以上,JESD 204B接口),V7+6678產(chǎn)品開(kāi)發(fā)經(jīng)驗(yàn)或DRFM(數(shù)字射頻存儲(chǔ))產(chǎn)品開(kāi)發(fā)經(jīng)驗(yàn)優(yōu)先;
5.具備良好的學(xué)習(xí)、分析與解決問(wèn)題的能力,具備良好的表達(dá)溝通能力和團(tuán)隊(duì)合作精神,工作踏實(shí)努力,責(zé)任心強(qiáng),自我要求積極上進(jìn)。
無(wú)錫 - 濱湖
科好集團(tuán)(香港)有限公司無(wú)錫 - 濱湖
無(wú)錫普瑪特科技有限公司無(wú)錫 - 惠山
無(wú)錫博冠電子科技有限公司無(wú)錫 - 江陰
智聯(lián)獵頭無(wú)錫 - 濱湖
江蘇佳誠(chéng)智能科技有限公司無(wú)錫 - 新吳
無(wú)錫先導(dǎo)智能裝備股份有限公司